【導(dǎo)讀】聚焦 FPGA 龍頭 Altera 近期動(dòng)態(tài)與行業(yè)前景:銀湖資本收購(gòu)其 51% 股權(quán),英特爾保留 49%;Agilex 3 全系列量產(chǎn)、Agilex 7 將量產(chǎn),2026 年推 Agilex 5D,還發(fā)布 Quartus Prime 軟件 25.3 版本。2025 年全球 FPGA 市場(chǎng)預(yù)計(jì)達(dá) 83.7 億美元,受 AI 等驅(qū)動(dòng)增長(zhǎng)。Altera Agilex 系列各有優(yōu)勢(shì),新軟件設(shè)計(jì)效率大幅提升,同時(shí)布局機(jī)器人市場(chǎng),未來(lái)將打造全棧式 FPGA。
全球 FPGA 龍頭 Altera 近期迎來(lái)兩大重要?jiǎng)討B(tài):一是銀湖資本完成對(duì)其 51% 股權(quán)的收購(gòu),英特爾保留 49% 股權(quán),雙方均看好其發(fā)展前景;二是在 9 月 26 日中國(guó)媒體溝通會(huì)上,Altera 業(yè)務(wù)管理負(fù)責(zé)人 Venkat Yadavalli 宣布,Agilex 3 全系列已全面量產(chǎn),Agilex 7 全系列(含 F、I、M 系列)即將量產(chǎn),2026 年將推出 Agilex 5D 系列,同時(shí)發(fā)布 Quartus Prime 軟件 25.3 版本。
針對(duì) 2025 年 AI 服務(wù)器、工業(yè)智能化、邊緣終端加速落地的趨勢(shì),F(xiàn)PGA 市場(chǎng)迎來(lái)增量機(jī)遇。據(jù) Research Nester 報(bào)告,受 AI、5G、邊緣計(jì)算驅(qū)動(dòng),2025 年全球 FPGA 市場(chǎng)預(yù)計(jì)達(dá) 83.7 億美元,2035 年有望增至 175.31 億美元。Venkat Yadavalli 指出,F(xiàn)PGA 市場(chǎng)增長(zhǎng)源于 AI 相關(guān)工作負(fù)載與標(biāo)準(zhǔn)升級(jí)、ASIC 成本上升、AI 在邊緣計(jì)算中作用提升及各行業(yè)安全需求增加。作為關(guān)鍵集成電路,F(xiàn)PGA 憑借 “可編程”“可靠性”“可重構(gòu)性” 優(yōu)勢(shì),在醫(yī)學(xué)、人機(jī) AI 交互等領(lǐng)域應(yīng)用場(chǎng)景持續(xù)拓展,且 AI 推動(dòng)并行處理、安全性及自主實(shí)時(shí)決策需求提升。
Altera Agilex FPGA 全線產(chǎn)品已進(jìn)入量產(chǎn)階段,包括集成 ARM 處理器子系統(tǒng)的 Agilex 5 和 Agilex 3 SoC FPGA。其中,Agilex 7 面向高性能需求,2025 年 4 月推出的 Agilex 7 M-series 是業(yè)界首款集成片上網(wǎng)絡(luò)(NoC)接口的高帶寬 FPGA(集成 HBM2E,支持 DDR5/LPDDR5 技術(shù)),以 1TB/s 總內(nèi)存帶寬、380 萬(wàn)邏輯單元,為 AI 推理、5G 通信等場(chǎng)景提供算力支持 —— 在數(shù)據(jù)中心,對(duì) Llama3 等大模型推理的帶寬利用率達(dá) 93%(GPU 僅 10-30%),能效比提升 3.5 倍;在 5G 核心網(wǎng),以 116Gbps 業(yè)界最高收發(fā)器速度支持 400G 以太網(wǎng),單芯片可處理多通道 100G 流量。
Agilex 5 適用于功耗與性能平衡的中端應(yīng)用,其 E 系列已全面量產(chǎn);Agilex 3 針對(duì)小型平臺(tái),聚焦功耗與成本優(yōu)化,二者均專為邊緣計(jì)算 AI 應(yīng)用設(shè)計(jì)。Agilex 5D 系列最高含 160 萬(wàn)邏輯單元,DSP 功能塊、邏輯密度顯著提升,內(nèi)存帶寬較上一代翻倍,DDR5、LPDDR5 速度分別達(dá) 5600MT/s、5500MT/s,整體性能提升 25%,新增 PQC 后量子密碼學(xué)支持增強(qiáng)安全啟動(dòng),適用于空間受限終端設(shè)備與高性能邊緣計(jì)算,可應(yīng)用于邊緣 AI 推理、4K/8K 視頻處理等場(chǎng)景。此外,Agilex 5 系列新增 AI Tensor 功能模塊,通過(guò) FPGA AI 套件,AI 開發(fā)人員可將工作流程無(wú)縫接入該系列產(chǎn)品。
Quartus Prime 軟件 25.3 版本引入第四代系統(tǒng)設(shè)計(jì)工具 Visual Designer Studio,可將設(shè)計(jì)實(shí)施速度提升 60 倍,同時(shí)加快編譯速度、縮短設(shè)計(jì)迭代周期、提升性能。該工具支持軟 IP、硬 IP、自定義 IP 及處理器嵌入式 IP 的高效集成,通過(guò) IO 環(huán)設(shè)置拼接 IP,相比傳統(tǒng) RTL 設(shè)計(jì),可將開發(fā)時(shí)間從幾天縮減至幾小時(shí)。
對(duì)于機(jī)器人市場(chǎng),Venkat Yadavalli 表示,F(xiàn)PGA 可滿足機(jī)器人實(shí)時(shí)性、安全性需求,助力優(yōu)化機(jī)器人操作系統(tǒng)(ROS)的實(shí)時(shí)與安全功能、整合工作負(fù)載,同時(shí)支持 ROS 瞬間決策、機(jī)器人間及與操作車間的協(xié)調(diào)。
未來(lái)戰(zhàn)略上,Altera 將專注打造全棧式 FPGA,覆蓋高、中、低端系列,提供整體軟件棧,持續(xù)推動(dòng) FPGA 技術(shù)在云端與邊緣計(jì)算的應(yīng)用,加速解決方案推向市場(chǎng)。